电源管理芯片(PMIC)layout设计常规技巧小记(1)

栏目分类
产品中心
产品中心
产品中心
你的位置:广州泰阳机车部件贸易有限公司 > 产品中心 > 电源管理芯片(PMIC)layout设计常规技巧小记(1)
电源管理芯片(PMIC)layout设计常规技巧小记(1)
发布日期:2022-08-17 20:33    点击次数:110

Layout 总结点:

优先放置BUCK的输入电容,要尽可能的靠近VIN输入pin和PGND,从而减少寄生电感。

图片

   BUCK的输出电感也要尽可能靠近PMIC 的pin脚放置,输出电容放置在输出电感与PGND之间,其目的是将开关输出引脚,通过LC滤波器,并返回到PGND,使得当前路径环路面积最小化。

2.所有的输出电容的负端(接地端)如果有需要连接PGND芯片pin脚的,也要尽可能靠近。

3.XTAL晶振信号走线一般走首层, 电子琴教学并且要远离噪声信号以及敏感信号,用”地“进行隔离,噪声信号如Vin,Vout电源,PWM,CLOCK,敏感信号如:射频信号,声音信号,功率反馈信号,特别注意有一些需要引到外部FPC的信号,很容易耦合进去。

4.LDO的输出电容不需要靠近PMIC处放置,一般可以根据走线长短,驱动大小以及电源要求稳定性确定输出电容的大小,一般放置负载端即可。但是要注意电源走线的阻抗尽可能小。

5.BUCK /LDO 的PGND 有的芯片要求单独做一个“地平面“或者单独”引地线“,使得输入输出电容的负端最短距离连接起来。

6.注意不要将BUCK和LDO的PGND 连接到一起。

图片